龙芯开源社区

 找回密码
 注册新用户(newuser)
查看: 235|回复: 8

搬回了bbs.lemote.com

[复制链接]
 楼主| 发表于 2020-7-10 10:51:05 | 显示全部楼层 |阅读模式
搬回了bbs.lemote.com的老域名。, ?/ T0 _4 O" T/ p
: T' n0 }, A$ ]
现在本站由龙梦双路3A3000+7A服务器以及龙梦Fedora28系统强力驱动!
8 _# q7 E5 |7 ?/ f+ y2 Z% ?, W/ I1 y" q) M4 A& a# s9 O
  1. [root@3B3000 ~]# cat /proc/cpuinfo+ u* i6 ]& a4 n- w
  2. system type             : generic-loongson-machine
    * J, E. p9 z1 l: U" h
  3. machine                 : loongson,generic$ E5 B1 }' p1 @
  4. processor               : 0
    / s+ ]7 B- p3 \2 a
  5. cpu model               : Loongson-3 V0.13  FPU V0.1
    3 C! A" ^- T7 g6 a& `$ }. C0 ?
  6. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz8 q2 H! _: G% U# D* D/ r
  7. CPU MHz                 : 1450.00# Z" d+ k9 G! [2 A
  8. BogoMIPS                : 2887.52/ y- h* y5 N, E, N* [
  9. wait instruction        : yes6 y: A% w! N# J
  10. microsecond timers      : yes
    " M) f5 p5 b$ m$ q- ~3 O
  11. tlb_entries             : 1088/ o( L4 k4 S4 P+ I7 `
  12. extra interrupt vector  : no3 Y. S& M8 z0 W* S9 G0 d
  13. hardware watchpoint     : yes, count: 0, address/irw mask: []8 Q* Y8 y1 x: k* o
  14. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r23 @) s8 ^  J! A% `" ^1 l
  15. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    ; k- a  K% G# ]; M, h7 V3 D
  16. shadow register sets    : 1! T" R* J2 \2 n; W
  17. kscratch registers      : 6( E3 r! r* f5 b/ D" x
  18. package                 : 03 J: V+ K; `/ [! K& l: V3 X
  19. core                    : 0- {  j* q; I& E% K
  20. VCED exceptions         : not available; P+ J8 l  X, z2 W
  21. VCEI exceptions         : not available
    6 S" h; W: Z3 M# A% e& j) K1 z
  22. 5 n! n- X3 |" U" m& b/ U
  23. processor               : 1
    2 G( P6 f" M# d# Z+ A# v2 ~
  24. cpu model               : Loongson-3 V0.13  FPU V0.1& n" [& X' @  Y
  25. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz3 T6 L; A0 l" m$ d
  26. CPU MHz                 : 1450.00+ w, H; V8 V* A1 [4 x4 D, p
  27. BogoMIPS                : 2902.61
    ' T; g$ E7 m! N1 h5 h) ]* J0 x
  28. wait instruction        : yes0 J% E/ R" Z, g
  29. microsecond timers      : yes. P0 `( f- S3 k. N' ]
  30. tlb_entries             : 1088& a$ M8 D$ h$ d  B
  31. extra interrupt vector  : no; U* u7 A5 i. ^, E& W6 u0 l
  32. hardware watchpoint     : yes, count: 0, address/irw mask: []
    . Z3 m9 l4 H) x
  33. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    0 N) t" c5 E, k% j4 T
  34. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext28 ~+ M" e! I+ [; Z: D% H$ y' t
  35. shadow register sets    : 1
    9 B) n8 C2 j* j  `+ ~$ t9 t
  36. kscratch registers      : 6
    " @9 _2 A$ Y/ Q2 M& V3 ?
  37. package                 : 0+ f" Q0 h* K4 G; W
  38. core                    : 1: v( x6 r5 S; ~: ^9 }, s: ~
  39. VCED exceptions         : not available0 f. i, i  }1 x+ D; H: I
  40. VCEI exceptions         : not available
    ! {( H7 r; X. ^

  41. " w! R1 @3 }: N3 u& z/ b- s; L1 }
  42. processor               : 2& g$ D" A- D$ {) t$ o- F: c4 v
  43. cpu model               : Loongson-3 V0.13  FPU V0.19 X! K, ~9 O0 G# N" i5 H. u5 l
  44. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz: t9 J- w* N4 ]9 C1 K4 ^
  45. CPU MHz                 : 1450.00) u' P+ ^# h+ R
  46. BogoMIPS                : 2902.612 u: N8 h0 y0 u: D. b2 k" w: y
  47. wait instruction        : yes2 h, r& r& j1 x: p7 F
  48. microsecond timers      : yes6 s- p7 z# M' Q% {) l
  49. tlb_entries             : 1088
    + l" G$ v" b5 t
  50. extra interrupt vector  : no
    & b4 Q5 B/ V, f/ P9 x* {2 k
  51. hardware watchpoint     : yes, count: 0, address/irw mask: []& C5 b2 f# l( G$ H5 o! I0 ]
  52. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2% U: U' V, k9 y4 F5 ~' t( [8 f
  53. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    9 C; M! m  s* C
  54. shadow register sets    : 1" t4 U* t+ b& Z0 o4 r, \" g/ C3 S
  55. kscratch registers      : 6
    0 p' ]  E- R5 t& i8 b, D/ h. ^% v
  56. package                 : 0% a0 @. V' E) @% k, B
  57. core                    : 2
    . |6 K" M+ p3 k8 W0 W, E5 J
  58. VCED exceptions         : not available
    + r. N; q$ d+ _6 F& \8 Z
  59. VCEI exceptions         : not available9 g8 h6 Q+ i6 N- o$ O" z6 E" ]$ m
  60. 9 e* q( e( b, H. ^
  61. processor               : 3& C8 t6 g8 b. l3 t( ~: v
  62. cpu model               : Loongson-3 V0.13  FPU V0.16 ~+ j* f/ Z5 b5 I$ n7 `
  63. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
    . i2 l5 t3 Y. ~% C
  64. CPU MHz                 : 1450.00: E! e1 r$ t: Q- O0 [
  65. BogoMIPS                : 2902.61
    " K0 R6 i/ o1 e; s; r0 h: u
  66. wait instruction        : yes6 w5 _3 W; W& W2 h0 K+ B; z. j* [0 ^7 `
  67. microsecond timers      : yes
    . G. A  W. J, M" O; X
  68. tlb_entries             : 1088
      T1 q9 P; ~0 G% g- @; O# Z
  69. extra interrupt vector  : no6 I/ S3 p1 ]9 k
  70. hardware watchpoint     : yes, count: 0, address/irw mask: []
      V: a2 y; A; z/ [! d
  71. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r20 f; f0 W6 {& T( x+ S1 I6 |
  72. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    ' ?+ P( U8 Z' ~& s+ x: P
  73. shadow register sets    : 1% [  p6 s+ V$ W  N
  74. kscratch registers      : 6
      [( K6 S1 Q, n6 s5 G  T
  75. package                 : 0
    ( m# ^" w$ I& e$ V, @# X
  76. core                    : 33 C, X2 t+ b' ^# M
  77. VCED exceptions         : not available
    / o5 v3 [, b1 S3 N, l' c  d9 v
  78. VCEI exceptions         : not available
    * N. f$ U: N4 s8 m) O$ \
  79. % ]- D5 R, o# Z. o% p
  80. processor               : 4
      d7 W4 G2 {8 c3 j8 ~: n5 f
  81. cpu model               : Loongson-3 V0.13  FPU V0.1+ ?; i: O+ \0 o/ Z& n
  82. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz* o( l, x. X) a: K4 G+ ?- X
  83. CPU MHz                 : 1450.00
    ' ^& ]3 i& _; m+ w$ t
  84. BogoMIPS                : 2887.52% ^, I! f7 c/ U3 n2 p
  85. wait instruction        : yes; g) I7 j0 {3 l
  86. microsecond timers      : yes
    6 f5 M8 l% Q8 A' I' Y- H2 |
  87. tlb_entries             : 1088
    6 ~3 @/ D' N( J% ]
  88. extra interrupt vector  : no
    . F2 m; o6 A* c
  89. hardware watchpoint     : yes, count: 0, address/irw mask: []/ J# T4 q" w5 R
  90. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    & ?1 m9 F' R$ q
  91. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    3 c" r) U2 N, g2 h) X. \& z
  92. shadow register sets    : 17 N, \) T* D  }; O6 r, X4 {8 K
  93. kscratch registers      : 6" z# ?; i* I) b/ [' }: O, m7 u5 G
  94. package                 : 1- L/ \" g8 l9 ?
  95. core                    : 0
      `! T, E. ^/ |5 f$ ^
  96. VCED exceptions         : not available7 K% _3 \9 D) e+ \
  97. VCEI exceptions         : not available
    , s6 o, d3 F8 h8 L
  98. & Y3 I1 c$ k" `8 ]  k4 L
  99. processor               : 5* V- |1 E  ]6 H: y; a& z' J5 ]
  100. cpu model               : Loongson-3 V0.13  FPU V0.1- ?, t# V7 F. {  J; H
  101. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz& x6 d! a" e' y7 @. F; k- S5 i6 Y( T
  102. CPU MHz                 : 1450.006 t- V0 B; W; T
  103. BogoMIPS                : 2887.529 ^7 i, k8 s' T0 r: F3 {
  104. wait instruction        : yes
    3 j4 P. r" u" V* Z
  105. microsecond timers      : yes: c( M$ Y1 w3 o. o; z
  106. tlb_entries             : 1088
    ( S+ d$ U9 W$ I) ]8 [
  107. extra interrupt vector  : no) d6 G; F5 z% H; u7 ^+ N' S2 V
  108. hardware watchpoint     : yes, count: 0, address/irw mask: []( u3 ?# n  U) t5 C# @
  109. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r29 b& _- Q6 n- U( a, p
  110. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    , L2 ^, S/ {$ ]4 _6 z
  111. shadow register sets    : 1
    7 P; M, H$ E2 o# J. ^  u& O' M
  112. kscratch registers      : 6
    # Q4 W6 {+ b* r: [: t
  113. package                 : 11 p+ V8 W* @% j, B4 I
  114. core                    : 1$ }- M( Z, @( q% z# h+ A
  115. VCED exceptions         : not available' `7 y  t4 r3 V6 u0 |6 ?0 q
  116. VCEI exceptions         : not available
    # x6 A& G8 n( z6 M
  117. 9 s. t7 f8 S3 t
  118. processor               : 6
    1 X- E' x  ^+ m  N5 [; q& N1 L; Y
  119. cpu model               : Loongson-3 V0.13  FPU V0.15 z" F% H( K, Y2 z( M! E
  120. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz2 j+ r8 ~8 d) j4 m. R
  121. CPU MHz                 : 1450.00
    : U: [% X6 p5 M2 D. \) |/ q+ T
  122. BogoMIPS                : 2887.52/ Y2 o5 w1 z% c+ {4 ?
  123. wait instruction        : yes# k9 K* L; ], P' P; i
  124. microsecond timers      : yes
    " z4 f3 _/ g; V% f3 c1 ?3 J6 b
  125. tlb_entries             : 1088" t0 {  e' J" O9 e9 w
  126. extra interrupt vector  : no
    : Y0 I  E) h$ e3 L% J7 N8 p
  127. hardware watchpoint     : yes, count: 0, address/irw mask: []' A4 f2 F. g& Q( p; M
  128. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2  A) h/ \) F. F0 [
  129. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    , `2 B' Z/ I- ^6 W& _! n
  130. shadow register sets    : 19 N1 r. E. X$ l5 t8 n2 ?* y
  131. kscratch registers      : 6* N8 @' n2 x' j" M9 E
  132. package                 : 1# P. v' G7 }8 o3 ]3 ^* {* A6 \
  133. core                    : 2
    ; M! j% g0 I0 E# V% s
  134. VCED exceptions         : not available
    - P7 Z. \+ g& [8 \- Y8 W; [
  135. VCEI exceptions         : not available
    . S- D9 ~9 C! B* w# T+ e  x' v

  136. ; P, X) y% @. R8 t2 v* `
  137. processor               : 7+ Q1 H+ c' Z: J! B! h7 d: Z6 k" i
  138. cpu model               : Loongson-3 V0.13  FPU V0.1
    8 b  u  k& O/ K* h* T2 i6 V! n
  139. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
    6 B* @3 q5 w+ o  O
  140. CPU MHz                 : 1450.00' N6 q2 ~0 v1 V# p, S$ B
  141. BogoMIPS                : 2887.52
    ) ~0 ~  ^! S* I4 X
  142. wait instruction        : yes0 G$ @7 Y8 @" t/ o( c% J2 f/ L8 m5 D
  143. microsecond timers      : yes
    2 G. Z( w5 j: c) K$ S
  144. tlb_entries             : 1088
    ( b: T" B; B, |! }6 j9 H
  145. extra interrupt vector  : no; g6 c. p& M4 H9 I7 d
  146. hardware watchpoint     : yes, count: 0, address/irw mask: []1 n" U2 C7 T& [  g/ j3 L2 a1 n* _
  147. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    6 N+ K- L% u4 b5 P( V4 r" e
  148. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext20 T& d# r- U+ C9 i
  149. shadow register sets    : 1
    ) J. N4 q1 d5 A" a7 t
  150. kscratch registers      : 6
    : [1 G# M0 g9 C" h: K2 B9 D
  151. package                 : 1
    * O( O% M/ T* t$ g8 ~0 {0 x$ t
  152. core                    : 3
    3 \8 P  k* ~# k: ^: \: P# Z  w* Q
  153. VCED exceptions         : not available5 {" w: _/ [! Y
  154. VCEI exceptions         : not available0 a& h6 \% j0 s' a* l) A
复制代码
" Z" U& }7 a+ k$ h0 Y
8 G0 q" n$ r3 M. f4 U5 P4 M
" D% U- ^/ h" p+ t! \6 O

/ U; d7 p7 i3 M2 s! Y( S
发表于 2020-7-10 11:01:48 | 显示全部楼层
发表于 2020-7-10 11:02:18 | 显示全部楼层
前来支持!
发表于 2020-7-10 11:07:30 | 显示全部楼层
) R' D1 @4 B, d/ K0 u( q* Q
前来支持!
发表于 2020-7-10 11:07:59 | 显示全部楼层
顶!
发表于 2020-7-10 23:53:32 | 显示全部楼层
发表于 2020-7-11 18:40:29 | 显示全部楼层
前来支持
发表于 2020-7-20 10:10:53 | 显示全部楼层
来了!
发表于 2020-7-28 12:54:12 | 显示全部楼层
好棒好棒

本版积分规则

Archiver|手机版|小黑屋|Lemote Inc.

GMT+8, 2020-8-13 19:40 , Processed in 0.175409 second(s), 16 queries .

Powered by Discuz! X3.4

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表